close
VLSI概論網路熱賣
想深入了解絕對值得您購買
博客來專業及教科書及政府出版品-電機資訊類分類好書推薦
博客來網路書店也有推薦[VLSI概論]喔!
點圖即可看詳細介紹
內容簡介
矽積體電路製程的特徵尺寸縮小到深次微米(deep submicron meter),經歷幾個階段,0.35μm、0.25μm、0.18μm、0.13μm,現階段以達到0.10μm0.07μm。相關的製程、設備、材料或場務設施,都有革命性的更新和進步。微影照像是受到影響最大的製程。DRAM的電晶體的閘極結構和材料、工程。高介電常數材料使電容量保持夠大。金屬化製程、阻障層、內嵌、快閃、鐵電記憶體結構等。高深寬比的乾蝕刻製程需要高密度電漿;降低阻容延遲(RC delay)使用低介電常數材料和銅製程。新製程有雙大馬士革(dual damascene)、電鍍(electro plating)、無電極電鍍(electroless plating)和∕或金屬有機化學氣相沉積(MOCVD)。21世紀-奈米元件更製作出單電子電晶體。晶圓尺寸由8吋擴大到12吋,為的不止是提高良率、提高機器使用率;也考慮到生產力,節省工廠面積、還要兼顧人工學(ergonomics)和減少化學藥液以利環保。
本書配合拙著電子材料、半導體製程設備、工業電子學構成一完整系列。期望給想從事半導體的同學和研究生,或和半導體製程相關行業的工程師、經理、教授、老師們一項便捷的參考。
作者簡介
張勁燕
學歷:
交通大學電子工程研究所博士
經歷:
明新工專電子科副教授(或兼科主任)
逢甲大學電子系副教授
逢甲大學電機系副教授(或兼系主任)
現職:
逢甲大學電子系副教授
專長
半導體元件、物理
VLSI製程設備及廠務
奈米科技
積體電路構裝
...繼續閱讀
全站熱搜
留言列表